说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 集成功率型
1)  multi-chips integrated
集成功率型
1.
Power white LED of 1 W based on multi-chips integrated which is developed by ourselves has been tested.
通过对自行设计的集成功率型1W白光LED进行测试,发现当持续点亮900h时,其光通量衰减只有12%,比传统支架型封装的白光LED明显慢,而色温飘移也不明显。
2)  Power integration
功率集成
1.
All of various new power semiconductor devices use infegrati on technology from the microelectronics and have achieved power integration.
各种新型功率半导体器件都采用了微电子中的集成技术,实现了功率集成。
3)  integrated power hybrider
集成功率合成器
4)  power IC
功率集成电路
1.
The realization of the layout for high-performance L-PNP transistors of power IC is offered.
在对传统横向PNP管版图和晶体管寄生效应分析的基础上,提出了一种基于双极工艺的横向PNP管设计方案,并给出了一个适用于功率集成电路中高性能横向PNP输出管的版图设计。
2.
In this paper,a high voltage VDD-to-VSS ESD protection circuit using transistor delay and the considerations of design in power IC are proposed.
重点讨论了应用于功率集成电路的高压电源和地之间的一种采用动态检测电路的ESD保护电路,介绍了他的电路结构和工作原理,利用HSpice软件对其在ESD脉冲和正常工作2种情况下的功能进行了仿真,并模拟了保护电路中各器件的尺寸对电路性能的影响。
3.
It may be used to protect the monolithic power supply or power IC.
该电路结构简单,避免使用电压基准和比较器等辅助模块,工艺实现容易,可用于功率集成电路或单片集成电源。
5)  integrated power systems
集成功率系统
1.
Newly emerging materials, components, and system concepts (such as wide band-gap materials, silicon-carbide-based power semiconductor devices, power electronics building blocks (PEBBs),and integrated power systems) are , and will continue, enabling future marine systems as di.
刚刚出现的新材料、新器件和新的系统概念(诸如宽带半导体材料、碳化硅基的电力半导体器件、电力电子模组(PEBB),以及集成功率系统)正在使、并将持续地使未来的航海系统有别于今天的系统,如同内燃船舶有别于蒸汽船舶。
6)  Integrated power module
集成功率模块
1.
IRAMS10UP60B is the new integrated power module produced by IR Company, it is in an independent, isolated encapsulation, providing a very compact, high performance AC motor driver with very simple design.
IRAMS10UP60B是IR公司生产的新型集成功率模块,它在一个单独的隔离的封装内提供了一个非常紧凑的、高性能的AC电机驱动器,设计非常简单。
补充资料:增强型与耗尽型金属-氧化物-半导体集成电路
      耗尽型MOS晶体管用作负载管,增强型MOS晶体管用作驱动管组成反相器(图1),并以这种反相器作为基本单元而构成各种集成电路。这种集成电路简称E/D MOS。
  
  
  特点  E/D MOS电路的速度快,电压摆幅大,集成密度高。MOS反相器的每级门延迟取决于负载电容的充电和放电速度。在负载电容一定的条件下,充电电流的大小是决定反相器延迟的关键因素。各种MOS反相器的负载特性见图2。在E/D MOS反相器中,作为负载的耗尽型管一般工作在共栅源(栅与源相连,其电压uGS=0)状态。把耗尽型MOS晶体管的输出特性IDS~VDS曲线,沿纵轴翻转180o,取出其中uGS=0的曲线,即可得到E/D MOS反相器的负载(图2)。E/D MOS反相器具有接近于理想恒流源的负载特性。与E/E MOS反相器(负载管和驱动管都用增强型MOS晶体管的)相比,同样尺寸的理想E/D MOS电路,可以获得更高的工作速度,其门延迟(tpd)可减少至十几分之一。由于耗尽型管存在衬偏调制效应,E/D MOS反相器的负载特性变差,tpd的实际改进只有1/5~1/8。此外,由于E/DMOS反相器输出电压uo没有阈电压损失,最高输出电压uo可达到电源电压UDD=5伏(图1)。因此,比饱和负载E/E MOS反相器的电压摆幅大。另一方面,由于E/D MOS反相器的负载特性较好,为了达到同样的门延迟,E/D MOS反相器的负载管可以选用较小的宽长比,从而占用较少的面积;为了得到相同的低电平,E/D MOS反相器的βR值也比E/E MOS反相器的βR值小些。与E/E MOS电路相比,E/D MOS电路的集成密度约可提高一倍。
  
  
  结构与工艺  只有合理的版图设计和采用先进的工艺技术,才能真正实现E/D MOS电路的优点。图3是E/D MOS反相器的剖面示意图。E/DMOS电路的基本工艺与 NMOS电路类同(见N沟道金属-氧化物-半导体集成电路)。其中耗尽管的初始沟道,是通过砷或磷的离子注入而形成的。为了使负载管的栅与源短接,在生长多晶硅之前,需要进行一次"埋孔"光刻。先进的 E/D MOS的结构和工艺有以下特点。①准等平面:引用氮化硅层实现选择性氧化,降低了场氧化层的台阶;②N沟道器件:电子迁移率约为空穴迁移率的三倍,因而N沟道器件有利于提高导电因子;③硅栅自对准:用多晶硅作栅,可多一层布线。结合自对准,可使栅、源和栅、漏寄生电容大大减小。
  
  
  采用准等平面、 N沟道硅栅自对准技术制作的 E/D MOS电路,已达到tpd≈4纳秒,功耗Pd≈1毫瓦,集成密度约为300门/毫米2。E/D MOS电路和CMOS电路是MOS大规模集成电路中比较好的电路形式。CMOS电路(见互补金属-氧化物-半导体集成电路)比E/D MOS电路的功耗约低两个数量级,而E/D MOS电路的集成密度却比CMOS电路约高一倍,其工艺也比CMOS电路简单。E/D MOS电路和CMOS电路技术相结合,是超大规模集成电路技术发展的主要方向。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条