说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> Δ型吸收电路
1)  Δ type snubber circuit
Δ型吸收电路
1.
Working principle for Δ type snubber circuit of GTO device is probed.
主要论述了 GTO器件Δ型吸收电路的工作原理 ,提出了各器件的技术要求 ,并提出了一个新观点 ,即在Δ型吸收电路中 ,在电流向吸收电路转移的后半部分 ,把箝位电容转换为直接并联的吸收电容器 ,使吸收电容容量大大增加 ,GTO器件的关断过电压大大降低 ,以提高 GTO器件的可靠
2)  absorbing circuit
吸收电路
1.
This article introduced the antijamming in the NC system design,from the shield(including electric field shield,magnetic screen and electromagnetic field shield) designs mentions,added the absorbing circuit to the perceptual load to suppress the transient state noise to give the specify,might avoid the NC system which disturbed creates softly breakdown.
本文介绍了抗干扰在数控系统中的设计,从屏蔽(包括电场屏蔽、磁场屏蔽和电磁场屏蔽)设计谈起,对感性负载加吸收电路来抑制瞬态噪声做了详细说明,可避免干扰造成的数控系统的“软”故障。
3)  absorption circuit
吸收电路
1.
The reasons of dynamic voltage unbalancing of serial IGBTs are concluded : the differences in the absorption circuit parameters, the time-delays of gate driving signal and the gate driving circuit parameters.
设计了以L,R为感性负载的实验电路,采用仿真软件PSpice仿真分析出IGBT串联运行时动态不均压原因是吸收电路参数不一致、门极驱动信号延时不同、门极驱动电路参数不一致引起的。
4)  snubber circuit
吸收电路
1.
Simulation design of snubber circuit based on P-N junction reverse recovery;
基于P-N结反向恢复过程的吸收电路的仿真设计
2.
Study of delta snubber circuit of GTO converter;
GTO变流器Δ型吸收电路的研究
3.
The causes are discussed from the inner structure of IGBT and the typical countermeasures are summarized,including soft-switching,snubber circuit and new switching component.
从IGBT的内部结构特点出发,讨论了IGBT工作中上述问题存在的原因,整理了目前国内外常用的一些处理措施,包括软开关技术、吸收电路技术以及研制新的开关元件等。
5)  snubber [英]['snʌbə]  [美]['snʌbɚ]
吸收电路
1.
A passive snubber circuit with constant energy recovery ratio for high power inverters;
一种具有恒定能量回馈的吸收电路
2.
A double-differential-gate-drive circuit,in conjunction with a loss-less snubber reduces the switching loss of semiconductor devices,especially .
用一个双微分门极驱动电路和一个无损耗缓冲吸收电路共同抑制IGBT的开关损耗,特别是抑制IGBT拖尾电流产生的损耗。
3.
The experimental result shows that only a capacitor with low inductance is applicable as a snubber for IGBT invertors rated 50kVA.
从接地、屏蔽、吸收电路和减少引线电感等方面介绍了该逆变器的电磁兼容性设计。
6)  GTO absorber circuit
GTO吸收电路
补充资料:增强型与耗尽型金属-氧化物-半导体集成电路
      耗尽型MOS晶体管用作负载管,增强型MOS晶体管用作驱动管组成反相器(图1),并以这种反相器作为基本单元而构成各种集成电路。这种集成电路简称E/D MOS。
  
  
  特点  E/D MOS电路的速度快,电压摆幅大,集成密度高。MOS反相器的每级门延迟取决于负载电容的充电和放电速度。在负载电容一定的条件下,充电电流的大小是决定反相器延迟的关键因素。各种MOS反相器的负载特性见图2。在E/D MOS反相器中,作为负载的耗尽型管一般工作在共栅源(栅与源相连,其电压uGS=0)状态。把耗尽型MOS晶体管的输出特性IDS~VDS曲线,沿纵轴翻转180o,取出其中uGS=0的曲线,即可得到E/D MOS反相器的负载(图2)。E/D MOS反相器具有接近于理想恒流源的负载特性。与E/E MOS反相器(负载管和驱动管都用增强型MOS晶体管的)相比,同样尺寸的理想E/D MOS电路,可以获得更高的工作速度,其门延迟(tpd)可减少至十几分之一。由于耗尽型管存在衬偏调制效应,E/D MOS反相器的负载特性变差,tpd的实际改进只有1/5~1/8。此外,由于E/DMOS反相器输出电压uo没有阈电压损失,最高输出电压uo可达到电源电压UDD=5伏(图1)。因此,比饱和负载E/E MOS反相器的电压摆幅大。另一方面,由于E/D MOS反相器的负载特性较好,为了达到同样的门延迟,E/D MOS反相器的负载管可以选用较小的宽长比,从而占用较少的面积;为了得到相同的低电平,E/D MOS反相器的βR值也比E/E MOS反相器的βR值小些。与E/E MOS电路相比,E/D MOS电路的集成密度约可提高一倍。
  
  
  结构与工艺  只有合理的版图设计和采用先进的工艺技术,才能真正实现E/D MOS电路的优点。图3是E/D MOS反相器的剖面示意图。E/DMOS电路的基本工艺与 NMOS电路类同(见N沟道金属-氧化物-半导体集成电路)。其中耗尽管的初始沟道,是通过砷或磷的离子注入而形成的。为了使负载管的栅与源短接,在生长多晶硅之前,需要进行一次"埋孔"光刻。先进的 E/D MOS的结构和工艺有以下特点。①准等平面:引用氮化硅层实现选择性氧化,降低了场氧化层的台阶;②N沟道器件:电子迁移率约为空穴迁移率的三倍,因而N沟道器件有利于提高导电因子;③硅栅自对准:用多晶硅作栅,可多一层布线。结合自对准,可使栅、源和栅、漏寄生电容大大减小。
  
  
  采用准等平面、 N沟道硅栅自对准技术制作的 E/D MOS电路,已达到tpd≈4纳秒,功耗Pd≈1毫瓦,集成密度约为300门/毫米2。E/D MOS电路和CMOS电路是MOS大规模集成电路中比较好的电路形式。CMOS电路(见互补金属-氧化物-半导体集成电路)比E/D MOS电路的功耗约低两个数量级,而E/D MOS电路的集成密度却比CMOS电路约高一倍,其工艺也比CMOS电路简单。E/D MOS电路和CMOS电路技术相结合,是超大规模集成电路技术发展的主要方向。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条