2) clock generation
时钟产生
1.
A low jitter PLL for 250 MHz clock generation circuit was presented by using 1st silicon .
25μm标准CMOS工艺设计的250 MHz时钟产生电路中低抖动锁相环的实例。
3) Clock generator
时钟产生
1.
A clock generator based on the low power phase-locked loop(LLP),which is capable of generating clock for radio frequency identification(RFID) with ASK 100% and 10% modulation was designed.
设计了一种时钟产生电路,该电路采用基于低功耗锁相环(PLL)的方法,用于产生13。
2.
As the mainboard can hardly provide a clock with the frequency of more than 200MHz, we need a high frequency clock generator (HFCG) inside the chip.
因此,芯片内部就需要有一个稳定的高频时钟产生电路。
3.
The two phase non-overlap clock generator is one of the building blocks of the switch capacitor circuit.
在开关电容电路中,一个必不可少的单元便是两相不交叠时钟产生单元,它产生不交叠时钟,控制节点不会同时被两个电压驱动;产生提前关断的时钟,以减少电荷注入效应的影响。
4) Clock generate
时钟生成
6) clock management
时钟管理
1.
The clock management mechanism with 4 clock regions and a dedicated clock controller prevents bottlenecks in the calculatio.
4时钟域交叉并存,并包含专用时钟控制器的时钟管理机制,既保证瓶颈运算的进行,又能及时关断空闲模块的时钟,该措施使平均功耗降低了15。
2.
These methods of realizing clock management are presented, and the application characteristics are illustrated.
分析了单片机应用系统中时钟管理的分类及其特点,给出了实现时钟管理的3种方法,并说明这些方法的应用特点。
补充资料:生理
1.生长繁殖之理。 2.养生之理。 3.为人之道。 4.生存的希望。 5.生物的生命活动和体内各器官的机能。 6.性命。 7.生计。 8.活计;职业。 9.生意;买卖。 10.指做买卖。 11.产业;财富。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条